.device LCMXO2-1200HC .comment Part: LCMXO2-1200HC-4QFN32 .tile CIB_R11C11:CIB_PIC_B0 arc: JA0 W1_H02E0501 arc: JC0 V02S0001 .tile CIB_R11C9:CIB_PIC_B0 arc: E1_H02E0501 V06S0303 .tile CIB_R1C10:CIB_PIC_T0 arc: S3_V06S0203 W3_H06E0203 .tile CIB_R1C4:CIB_CFG0 arc: E3_H06E0203 JQ5 arc: JLSR1 V00B0100 arc: S1_V02S0501 JQ5 arc: V00B0100 H02W0001 arc: S3_V06S0203 JQ5 .tile CIB_R1C5:CIB_CFG1 arc: W1_H02W0001 E1_H02W0401 .tile CIB_R1C6:CIB_CFG2 arc: S1_V02S0401 H02W0401 .tile CIB_R1C7:CIB_CFG3 arc: S1_V02S0401 H06E0203 arc: S1_V02S0601 S3_V06N0203 arc: W1_H02W0401 S3_V06N0203 .tile CIB_R1C8:CIB_PIC_T_DUMMY arc: S1_V02S0701 S3_V06N0303 .tile CIB_R6C6:CIB_EBR2 arc: E3_H06E0003 V06S0003 .tile CIB_R6C7:CIB_EBR0 arc: N1_V02N0101 V01N0001 arc: N1_V02N0501 V01N0101 arc: N1_V02N0701 V01N0101 .tile CIB_R6C9:CIB_EBR2 arc: S1_V02S0201 H06E0003 .tile EBR_R6C11:EBR1 unknown: F0B12 .tile EBR_R6C15:EBR1 unknown: F0B12 .tile EBR_R6C18:EBR1 unknown: F0B12 .tile EBR_R6C21:EBR1 unknown: F0B12 .tile EBR_R6C2:EBR1 unknown: F0B12 .tile EBR_R6C5:EBR1 unknown: F0B12 .tile EBR_R6C8:EBR1 unknown: F0B12 .tile PB11:PIC_B0 enum: PIOB.BASE_TYPE INPUT_LVCMOS33 enum: PIOA.BASE_TYPE OUTPUT_LVCMOS33 .tile PB15:PIC_B0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 enum: PIOA.BASE_TYPE INPUT_LVCMOS33 .tile PB18:PIC_B0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PB20:PIC_B0 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PB4:PIC_B0 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 .tile PB6:PIC_B0 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PB9:PIC_B0 enum: PIOA.BASE_TYPE INPUT_LVCMOS33 enum: PIOB.BASE_TYPE INPUT_LVCMOS33 .tile PR3:PIC_RS0 enum: PIOA.BASE_TYPE INPUT_LVCMOS33 .tile PR4:PIC_R0 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 .tile PR5:PIC_R0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 .tile PR8:PIC_R0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PT12:PIC_T0 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PT15:PIC_T0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 enum: PIOC.BASE_TYPE INPUT_LVCMOS33 .tile PT17:PIC_T0 enum: PIOD.BASE_TYPE INPUT_LVCMOS33 .tile PT4:CFG0 unknown: F5B30 unknown: F5B32 unknown: F5B36 .tile PT5:CFG1 enum: OSCH.MODE OSCH enum: OSCH.NOM_FREQ 16.63 .tile PT7:CFG3 unknown: F5B18 .tile R10C11:PLC arc: S1_V02S0001 W1_H02E0001 .tile R10C7:PLC arc: E1_H02E0401 V06S0203 .tile R10C9:PLC arc: E1_H02E0001 W1_H02E0401 .tile R2C6:PLC arc: E1_H02E0401 V02N0401 .tile R2C7:PLC arc: H00L0100 V02S0601 arc: H00L0300 V02S0401 arc: A4 V01N0101 arc: A6 H02E0401 arc: B4 V00B0100 arc: B6 V00B0100 arc: C4 V00T0000 arc: C6 V02S0601 arc: CLK2 H00L0300 arc: CLK3 H00L0300 arc: D4 V02S0601 arc: D6 H00L0100 arc: DI4 F4 arc: DI6 F6 arc: LSR2 H00L0100 arc: LSR3 S1_V02N0701 arc: V00B0100 Q6 arc: V00T0000 Q4 arc: V01S0000 Q6 arc: V01S0100 Q4 word: SLICEC.K0.INIT 0111100001111000 word: SLICEC.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0110011001100110 word: SLICED.K1.INIT 1111111111111111 enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET .tile R3C4:PLC arc: E1_H02E0501 N1_V02S0501 .tile R3C6:PLC arc: E1_H02E0001 V02N0001 arc: H00L0300 N1_V02S0401 arc: N1_V02N0401 E1_H01W0100 arc: V00B0200 E1_H02W0001 arc: V00B0300 W1_H02E0501 arc: A0 V00B0200 arc: A2 V00B0200 arc: A4 V00B0200 arc: A6 V00B0200 arc: B0 V00B0100 arc: B2 V00B0100 arc: B4 V00B0100 arc: B6 V00B0100 arc: C0 H00R0100 arc: C2 H00R0200 arc: C4 H00R0300 arc: C6 V02N0601 arc: CLK1 V00B0300 arc: CLK2 V00B0300 arc: CLK3 V00B0300 arc: D0 V00T0300 arc: D2 V02N0401 arc: D4 V00T0300 arc: D6 H02W0601 arc: DI2 F2 arc: DI4 F4 arc: DI6 F6 arc: E3_H06E0003 F0 arc: H00R0100 Q2 arc: H00R0200 Q2 arc: H00R0300 Q2 arc: LSR1 H00L0300 arc: LSR2 H00L0300 arc: LSR3 H00L0300 arc: V00B0100 Q6 arc: V00T0300 Q4 arc: S3_V06S0003 F0 word: SLICEA.K0.INIT 1000000000000000 word: SLICEA.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 0111111110000000 word: SLICEC.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111100001111000 word: SLICEB.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0110011001100110 word: SLICED.K1.INIT 1111111111111111 enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET SET enum: SLICEA.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET .tile R3C7:PLC arc: E1_H02E0401 N1_V02S0401 arc: H00L0100 N1_V02S0601 arc: H00L0300 N1_V02S0401 arc: H00R0200 V02N0601 arc: S1_V02S0001 N1_V02S0401 arc: W1_H02W0601 N1_V02S0601 arc: A0 S1_V02N0401 arc: A2 V00T0200 arc: A4 S1_V02N0001 arc: A6 V00T0200 arc: B0 V02N0601 arc: B2 N1_V01S0000 arc: B4 H00R0200 arc: B6 N1_V01S0000 arc: C0 H02E0001 arc: C2 N1_V01S0100 arc: C4 H02E0001 arc: C6 N1_V01S0100 arc: CLK0 H00L0300 arc: CLK1 H00L0300 arc: D0 H00L0200 arc: D2 H00R0300 arc: D4 H00L0000 arc: D6 H00R0100 arc: DI0 F0 arc: DI2 F2 arc: E1_H01E0001 F6 arc: E1_H02E0601 F6 arc: H00L0000 Q0 arc: H00L0200 Q0 arc: H00R0100 Q2 arc: H00R0300 Q2 arc: H01W0100 F4 arc: LSR0 H00L0100 arc: LSR1 H00L0100 arc: N1_V01N0101 F4 arc: V00T0200 F4 word: SLICED.K0.INIT 1000000000000000 word: SLICED.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111111110000000 word: SLICEB.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 1000000000000000 word: SLICEC.K1.INIT 1111111111111111 word: SLICEA.K0.INIT 0111111110000000 word: SLICEA.K1.INIT 1111111111111111 enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET SET enum: SLICED.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET SET enum: SLICEC.REG1.REGSET SET enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET RESET enum: SLICEA.REG1.REGSET SET .tile R3C8:PLC arc: V00T0100 H02E0401 arc: V00T0200 H02E0601 arc: A0 V00T0200 arc: A2 H01E0001 arc: A4 V00T0200 arc: A6 H01E0001 arc: B0 V00B0100 arc: B2 V00B0100 arc: B4 V00B0100 arc: B6 V00B0100 arc: C0 H00R0100 arc: C2 H00R0200 arc: C4 H00R0300 arc: C6 V02N0601 arc: CLK1 V00T0100 arc: CLK2 V00T0100 arc: CLK3 V00T0100 arc: D0 V00T0300 arc: D2 V02N0401 arc: D4 V00T0300 arc: D6 H02W0601 arc: DI2 F2 arc: DI4 F4 arc: DI6 F6 arc: H00R0100 Q2 arc: H00R0200 Q2 arc: H00R0300 Q2 arc: LSR1 N1_V02S0701 arc: LSR2 N1_V02S0701 arc: LSR3 N1_V02S0701 arc: V00B0100 Q6 arc: V00T0300 Q4 arc: W1_H02W0001 F0 word: SLICEA.K0.INIT 1000000000000000 word: SLICEA.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 0111111110000000 word: SLICEC.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111100001111000 word: SLICEB.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0110011001100110 word: SLICED.K1.INIT 1111111111111111 enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET SET enum: SLICEA.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET .tile R3C9:PLC arc: W1_H02W0601 V02N0601 arc: S3_V06S0003 H06E0003 .tile R4C10:PLC arc: W1_H02W0601 V06S0203 .tile R4C4:PLC arc: E3_H06E0203 V06S0203 .tile R4C6:PLC arc: N1_V02N0001 E1_H01W0000 arc: N1_V02N0401 H02W0401 arc: N1_V02N0601 H02W0601 .tile R4C7:PLC arc: E1_H02E0401 V06N0203 arc: E1_H02E0601 V06N0203 arc: H00L0100 V02S0001 arc: N1_V02N0701 S1_V02N0701 arc: S1_V02S0401 H06E0203 arc: V00B0200 H02W0001 arc: W1_H02W0401 V06N0203 arc: W1_H02W0601 V06N0203 arc: A2 V00B0200 arc: A6 V00B0200 arc: B2 V00B0100 arc: B6 V00B0100 arc: C2 H00R0200 arc: C6 S1_V02N0701 arc: CLK1 H00L0100 arc: CLK3 H00L0100 arc: D2 S1_V02N0501 arc: D6 S1_V02N0101 arc: DI2 F2 arc: DI6 F6 arc: H00R0200 Q2 arc: H01W0000 Q2 arc: LSR1 S1_V02N0701 arc: LSR3 S1_V02N0701 arc: N1_V02N0601 Q6 arc: V00B0100 Q6 word: SLICEB.K0.INIT 0111100001111000 word: SLICEB.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0110011001100110 word: SLICED.K1.INIT 1111111111111111 enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET .tile R4C8:PLC arc: N1_V02N0401 H02E0401 arc: N1_V02N0601 H02E0601 arc: W1_H02W0001 V02N0001 .tile R4C9:PLC arc: N1_V02N0601 W1_H02E0601 arc: S1_V02S0601 H02W0601 arc: V00B0100 H02W0601 arc: V00T0000 W1_H02E0601 arc: V00T0100 W1_H02E0601 arc: A2 Q2 arc: B2 V00T0100 arc: C2 V00T0000 arc: CLK1 V00B0100 arc: D2 W1_H02E0601 arc: DI2 F2 arc: LSR1 V00T0100 arc: S1_V02S0201 Q2 arc: V01S0100 Q2 word: SLICEB.K0.INIT 0101010101010101 word: SLICEB.K1.INIT 1111111111111111 enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET .tile R5C7:PLC arc: E1_H02E0401 V02S0401 arc: E1_H02E0701 V02N0701 arc: N1_V02N0001 H02W0001 arc: N1_V02N0401 E1_H01W0100 .tile R5C8:PLC arc: H00R0300 S1_V02N0401 arc: V00B0200 H02W0001 arc: V00T0300 H02E0401 arc: A0 V00B0200 arc: A2 E1_H01W0000 arc: A4 V00B0200 arc: A6 E1_H01W0000 arc: B0 V00T0100 arc: B2 V00T0100 arc: B4 V00T0100 arc: B6 V00T0100 arc: C0 H00R0100 arc: C2 H00R0200 arc: C4 S1_V02N0401 arc: C6 H00R0000 arc: CLK1 V00T0300 arc: CLK2 V00T0300 arc: CLK3 V00T0300 arc: D0 V00B0300 arc: D2 S1_V02N0401 arc: D4 S1_V02N0601 arc: D6 V00B0300 arc: DI2 F2 arc: DI4 F4 arc: DI6 F6 arc: H00R0000 Q2 arc: H00R0100 Q2 arc: H00R0200 Q2 arc: H01W0100 F0 arc: LSR1 H00R0300 arc: LSR2 H02E0701 arc: LSR3 H02E0701 arc: N1_V02N0001 F0 arc: V00B0300 Q6 arc: V00T0100 Q4 arc: W1_H02W0001 F0 word: SLICEA.K0.INIT 1000000000000000 word: SLICEA.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0111111110000000 word: SLICED.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111100001111000 word: SLICEB.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 0110011001100110 word: SLICEC.K1.INIT 1111111111111111 enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET SET enum: SLICEA.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET .tile R5C9:PLC arc: H00L0000 V02S0201 arc: H00L0100 V02S0601 arc: H00R0000 S1_V02N0401 arc: H00R0100 S1_V02N0401 arc: V00T0300 W1_H02E0401 arc: A0 N1_V01S0100 arc: A2 H00L0000 arc: A4 N1_V01S0100 arc: A6 V02S0201 arc: B0 V00T0100 arc: B2 V00T0100 arc: B4 V00T0100 arc: B6 V00T0100 arc: C0 V00B0000 arc: C2 V00B0000 arc: C4 S1_V02N0401 arc: C6 V00B0000 arc: CLK1 V00T0300 arc: CLK2 H00L0100 arc: CLK3 H00L0100 arc: D0 H00R0200 arc: D2 H00R0300 arc: D4 H00R0000 arc: D6 H00R0100 arc: DI2 F2 arc: DI4 F4 arc: DI6 F6 arc: H00R0200 Q2 arc: H00R0300 Q2 arc: H01W0000 F0 arc: LSR1 H00R0100 arc: LSR2 H00R0100 arc: LSR3 H00R0100 arc: V00B0000 Q6 arc: V00T0100 Q4 arc: W1_H02W0001 F0 word: SLICEA.K0.INIT 1000000000000000 word: SLICEA.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111111110000000 word: SLICEB.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0111100001111000 word: SLICED.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 0110011001100110 word: SLICEC.K1.INIT 1111111111111111 enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET SET enum: SLICEA.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET .tile R7C10:PLC arc: S1_V02S0401 W3_H06E0203 .tile R7C4:PLC arc: E3_H06E0203 N3_V06S0203 .tile R7C7:PLC arc: E1_H01E0101 F4 arc: E1_H02E0401 F4 arc: N1_V01N0001 F4 arc: N1_V01N0101 F4 arc: N3_V06N0203 F4 arc: V01S0100 F4 arc: S3_V06S0203 F4 word: SLICEC.K0.INIT 0000000000000000 word: SLICEC.K1.INIT 1111111111111111 enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET SET enum: SLICEC.REG1.REGSET SET .tile R7C8:PLC arc: N1_V02N0401 H02E0401 arc: N1_V02N0601 H01E0101 arc: N3_V06N0303 H01E0101 arc: S1_V02S0401 H02E0401 .tile R7C9:PLC arc: N1_V02N0401 W1_H02E0401 arc: S1_V02S0401 W1_H02E0401 .tile R8C10:PLC arc: W1_H02W0401 V02S0401 .tile R8C7:PLC arc: E1_H02E0601 N1_V01S0100 .tile R8C8:PLC arc: H00L0100 V02S0401 arc: V00B0300 E1_H02W0401 arc: A4 V02N0001 arc: B4 V00T0100 arc: C4 V02S0401 arc: CLK2 V00B0300 arc: D4 H02E0601 arc: DI4 F4 arc: E1_H01E0101 Q4 arc: E1_H02E0401 Q4 arc: LSR2 H00L0100 arc: V00T0100 Q4 word: SLICEC.K0.INIT 0110011001100110 word: SLICEC.K1.INIT 1111111111111111 enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET .tile R8C9:PLC arc: H00L0000 V02S0401 arc: H00L0100 V02S0401 arc: H00L0300 N1_V02S0201 arc: H00R0000 V02N0201 arc: V00B0300 H02W0401 arc: V00T0100 H02E0401 arc: A0 H00L0300 arc: A2 H00R0000 arc: A4 V02N0001 arc: A6 H00L0200 arc: B0 H01E0101 arc: B2 V00T0100 arc: B4 H01E0101 arc: B6 V00B0100 arc: C0 V00T0000 arc: C2 V00T0000 arc: C4 V00T0000 arc: C6 H00L0000 arc: CLK1 V00B0300 arc: CLK2 V00B0300 arc: CLK3 V00B0300 arc: D0 H00R0200 arc: D2 H00R0300 arc: D4 H00L0000 arc: D6 H00L0100 arc: DI2 F2 arc: DI4 F4 arc: DI6 F6 arc: H00L0200 F0 arc: H00R0200 Q2 arc: H00R0300 Q2 arc: LSR1 H00L0100 arc: LSR2 H00L0100 arc: LSR3 H00L0100 arc: V00B0100 Q6 arc: V00T0000 Q4 arc: S3_V06S0303 Q6 word: SLICEA.K0.INIT 1000000000000000 word: SLICEA.K1.INIT 1111111111111111 word: SLICED.K0.INIT 0110011001100110 word: SLICED.K1.INIT 1111111111111111 word: SLICEB.K0.INIT 0111111110000000 word: SLICEB.K1.INIT 1111111111111111 word: SLICEC.K0.INIT 0111100001111000 word: SLICEC.K1.INIT 1111111111111111 enum: SLICEA.MODE LOGIC enum: SLICEA.GSR ENABLED enum: LSR0.SRMODE LSR_OVER_CE enum: SLICEA.CEMUX 1 enum: CLK0.CLKMUX 0 enum: LSR0.LSRMUX LSR enum: LSR0.LSRONMUX LSRMUX enum: SLICEA.REGMODE FF enum: SLICEA.REG0.SD 1 enum: SLICEA.REG1.SD 1 enum: SLICEA.REG0.REGSET SET enum: SLICEA.REG1.REGSET SET enum: SLICED.MODE LOGIC enum: SLICED.GSR ENABLED enum: LSR3.SRMODE LSR_OVER_CE enum: SLICED.CEMUX 1 enum: CLK3.CLKMUX 0 enum: LSR3.LSRMUX LSR enum: LSR3.LSRONMUX LSRMUX enum: SLICED.REGMODE FF enum: SLICED.REG0.SD 1 enum: SLICED.REG1.SD 1 enum: SLICED.REG0.REGSET RESET enum: SLICED.REG1.REGSET SET enum: SLICEB.MODE LOGIC enum: SLICEB.GSR ENABLED enum: LSR1.SRMODE LSR_OVER_CE enum: SLICEB.CEMUX 1 enum: CLK1.CLKMUX 0 enum: LSR1.LSRMUX LSR enum: LSR1.LSRONMUX LSRMUX enum: SLICEB.REGMODE FF enum: SLICEB.REG0.SD 1 enum: SLICEB.REG1.SD 1 enum: SLICEB.REG0.REGSET RESET enum: SLICEB.REG1.REGSET SET enum: SLICEC.MODE LOGIC enum: SLICEC.GSR ENABLED enum: LSR2.SRMODE LSR_OVER_CE enum: SLICEC.CEMUX 1 enum: CLK2.CLKMUX 0 enum: LSR2.LSRMUX LSR enum: LSR2.LSRONMUX LSRMUX enum: SLICEC.REGMODE FF enum: SLICEC.REG0.SD 1 enum: SLICEC.REG1.SD 1 enum: SLICEC.REG0.REGSET RESET enum: SLICEC.REG1.REGSET SET .tile R9C6:PLC arc: E1_H02E0001 N3_V06S0003 arc: E3_H06E0003 N3_V06S0003 .tile R9C8:PLC arc: N1_V02N0001 W1_H02E0001 .tile R9C9:PLC arc: N1_V02N0001 N3_V06S0003 arc: N1_V02N0201 H06E0003